## Esame di Calcolatori Elettronici T 10 Luglio 2017 (Ing. Informatica)

## Esercizio 1

In un sistema basato su un microprocessore DLX, con **1 GB di EPROM** mappata negli indirizzi bassi e **1 GB di RAM** mappata negli indirizzi alti, è necessario *rilevare*, mediante un'opportuna rete logica da progettare, quando il carattere letto da una porta in input (già progettata) risulta identico a quello ricevuto in precedenza dalla medesima porta. Allorché tale condizione sia verificata, al termine della lettura della porta in input, dovrà essere invertito da una opportuna rete logica e senza l'intervento del processore lo stato di un LED inizialmente spento. Si assuma che all'avvio il primo carattere letto dalla porta in input non possa mai essere 255.

Tutte le periferiche saranno utilizzate unicamente per le finalità indicate nel testo.

- Descrivere sinteticamente la soluzione che s'intende realizzare e indicare chiaramente quali sono i segnali di chip-select necessari
- Progettare il sistema minimizzando le risorse necessarie e risolvendo eventuali criticità
- Indicare le espressioni di decodifica e il range di indirizzi di tutte le periferiche, le memorie e i segnali
- Scrivere il codice dell'*interrupt handler* assumendo che i registri da R25 a R29 possano essere utilizzati senza la necessità di doverli ripristinare
- Soluzioni interamente software NON saranno considerate valide

## Esercizio 2

Spiegare cosa sono le *alee di controllo* e quali strategie esistono per poterle gestirle

## Esercizio 3

Quali sono i vantaggi reali derivanti della codifica delle istruzioni adottata dal processore DLX

1 GB EPROT 1 GB RATT (2×512)

CPROM 1 6B: 0×000000000 → 0×3fffffff RAM \_ 512HB\_H: Qx€0000000 → 0×ffffffff

RAMBIZMB-L: 0× C000 0000-> 0× DEFFEFF

CS\_INPUT\_PORT: 0×8000 0000

CHIP SELECT

CS\_RAT\_ H\_ 0 = BA 31 BA 30 BAZE BE 0 CS\_RAT\_ L\_ 0 = BA 31 BA 30 BAZE BE 0

CS\_RAT\_ H\_ 1 = BA 31 BA 30 BAZE BE 1 CS\_RAT\_ L\_ 1 = BA 31 BA 30 BAZE BE 1

CS\_ 12AM\_H\_Z = BA 31 BA 30 BAZE BE Z CS\_ 12AM\_L\_Z = BA 31 BA 30 BAZE BE Z CS\_ 12AM\_L\_Z = BA 31 BA 30 BAZE BE 3

CS\_EPROTL\_1 = BA31 BE | CS\_EPROTL\_2 = BA31 BE 2

CS\_EPROM\_ 0 = BA31 BE O

 $CS = \frac{EPROTC}{S} = \frac{BA31}{BA31} BE 3$ 

PORTA INPUT

 $CS_{-}INPU_{1}-Ra_{1}\longrightarrow CS$   $RES \longleftarrow RESET$   $REMURD \longrightarrow RD$   $RD \longrightarrow RD$   $RD \longrightarrow RD$   $RD \longrightarrow RESET$   $RES \longleftarrow STB$   $RES \longrightarrow STB$ 

CS-INPUT-PORT

PREC[7...0] + PREC[7...0]

BD[7...0] + PREC[7...0]

EQUAL = (BDF = PRECF) (BD6 = PREC6).

CS\_INPUT\_PORT = BA31 BA30 BEO

(BD6 = PREC5). (BD4 = PREC4). (BD3 = PREC3). (BD2 = PREC2).

(BD I = PRECI) (BDO = PRECO)

